Коваленко В.Е. 2021 г. ОЭиЭ.

## ЛЕКЦИЯ 5 ОАЭ И 1 ОЦЭ Электроника.

Стабилизаторы напряжения.

## ОСНОВЫ ЦИФРОВОЙ ЭЛЕКТРОНИКИ.

ПРЕИМУЩЕСТВА ЦИФРОВОЙ ОБРАБОТКИ СИГНАЛОВ ПО СРАВНЕНИЮ С АНАЛОГОВОЙ. КЛЮЧЕВЫЕ СХЕМЫ НА БИРОЛЯРНЫХ И ПОЛЕВЫХ ТРАНЗИСТОРОВ.

Сложная и высокочувствительная радиоэлектронная аппаратура в процессе эксплуатации нуждается в автоматическом поддержании постоянства питающих напряжений и токов. В противном случае резко снижается качество воспроизведения входных сигналов, появляется опасность ложного срабатывания аппаратуры в отсутствие входного сигнала, повышается вероятность её самовозбуждения. В автогенераторах нестабильность источников питания приводит к нестабильности частоты и амплитуды колебаний.

Для обеспечения постоянства напряжения источников питания применяются стабилизаторы напряжения.

Стабилизатор напряжения (CH) - устройство, автоматически поддерживающее напряжение на нагрузке с заданной степенью точности при изменениях напряжения питающей сети, тока нагрузки и температуры окружающей среды.

В зависимости от рода напряжения стабилизаторы подразделяются на две группы:

- стабилизаторы напряжения переменного тока (электромагнитные, феррорезонансные и тиристорные);
  - стабилизаторы напряжения постоянного тока.

## Основные параметры стабилизаторов напряжения

Качество работы стабилизаторов напряжения характеризуется следующими параметрами:

1. **Коэффициент стабилизации по входному напряжению**. Он равен отношению относительных изменений напряжений на входе и выходе стабилизатора при постоянном токе нагрузки:

$$k_U = \left(\frac{\Delta U_{\rm H}}{U_{\rm H}}\right) / \left(\frac{\Delta U_{\rm H}}{U_{\rm H}}\right). \tag{1}$$

Здесь  $\Delta U_{\rm II}$  и  $\Delta U_{\rm H}$  — абсолютные изменения входного и выходного напряжений, а  $U_{\rm II}$  и  $U_{\rm H}$  — номинальные значения этих напряжений.

2. *Коэффициент стабилизации по нагрузке* равен отношению относительного изменения тока нагрузки к относительному изменению выходного напряжения:

$$k_{I_{\rm H}} = \left(\frac{\Delta I_{\rm H}}{I_{\rm H}}\right) / \left(\frac{\Delta U_{\rm H}}{U_{\rm H}}\right). \tag{2}$$

Часто вместо коэффициента стабилизации (2) реакция стабилизатора напряжения на изменение тока нагрузки характеризуется его *выходным сопротивлением*  $R_{\text{вых}}$ :

$$R_{\text{BLIX}} = \Delta U_{\text{H}} / \Delta I_{\text{H}} \tag{3}$$

3. *Коэффициент сглаживания пульсаций* характеризует фильтрующие свойства стабилизатора. Он показывает, во сколько раз относительная величина пульсаций напряжения на входе стабилизатора превышает их относительное значение на выходе:

$$k_{\sim} = \left(\frac{U_{\rm n\sim}}{U_{\rm n}}\right) / \left(\frac{U_{\rm H\sim}}{U_{\rm H}}\right). \tag{4}$$

Здесь  $U_{\text{п}\sim}$  и  $U_{\text{н}\sim}$  – амплитудные значения пульсаций напряжения соответственно на входе и выходе стабилизатора.

коэффициент Температурный напряжения (TKH) стабилизатора характеризует степень стабильности его выходного напряжения при изменении температуры окружающей среды при постоянном напряжении на входе и постоянном токе нагрузки стабилизатора. Он определяется как отношение стабилизированного напряжения вызвавшему К его изменению температуры окружающей среды:

$$k_T = \Delta U_{\rm H} / \Delta T \, [\rm B/^{\circ}C]. \tag{5}$$

Кроме перечисленных выше основных параметров, характеризующих качество стабилизации напряжения, стабилизаторы оцениваются по энергетическим показателям, важнейшим из которых является коэффициент полезного действия (КПД). Он равен отношению мощности, потребляемой нагрузкой стабилизатора, к мощности, потребляемой стабилизатором от источника питания.

Неотьемлемой составной частью любого стабилизатора является регулирующий элемент, в качестве которого могут быть использованы электронная лампа, транзистор, полупроводниковый или газоразрядный стабилитроны. По способу взаимного включения регулирующего элемента (РЭ) и сопротивления нагрузки ( $R_{\rm H}$ ) различают *последовательные* и *параллельные* стабилизаторы напряжения (рис. 1).

В случае последовательного СН (рис. 1,а) для напряжения на нагрузке справедлива формула

$$U_{\rm H} = \frac{R_{\rm H}}{R_{\rm H} + R_{\rm PG}} U_{\rm H} = k_{\rm I} U_{\rm H}$$

(6)

Из (6) видно, что в качестве РЭ необходимо взять такой элемент, сопротивление которого



Рис. 1. Последовательный (а) и параллельный (б) стабилизаторы напряжения

увеличивается с ростом протекающего через него тока. В этом случае увеличение входного напряжения приведет к возрастанию тока в цепи и, следовательно, к росту сопротивления РЭ. Падение напряжения на РЭ увеличивается, а коэффициент передачи цепочки  $k_1$  уменьшается, т.е. происходит компенсация изменения входного напряжения.

В параллельных СН (рис. 1, б) регулирующий элемент включен параллельно нагрузке и имеется дополнительный балластный резистор R. Связь напряжения на нагрузке с напряжением питания для такой схемы дается формулой

$$U_{\rm H} = \frac{R_{\rm H}}{R_{\rm H} + R_{\rm A} + R_{\rm H} R_{\rm A} / R_{\rm P3}} U_{\rm \Pi} = k_2 U_{\rm \Pi} \tag{7}$$

Из (7) видно, что при возрастании  $U_{\rm п}$  сопротивление РЭ должно уменьшаться, чтобы сохранить напряжение на нагрузке неизменным.

В зависимости от вида регулирующего элемента и способа управления им стабилизаторы напряжения подразделяются на *нелинейные* (параметрические) и компенсационные.

### Параметрические стабилизаторы напряжения

Параметрические стабилизаторы напряжения являются стабилизаторами параллельного типа (рис. 2). В этих устройствах стабилизация напряжения на нагрузке осуществляется в результате перераспределения напряжений и токов между балластным резистором  $R_{\rm d}$ , нагрузкой  $R_{\rm h}$  и регулирующим элементом (VD). В качестве регулирующего элемента используются приборы, обладающие резко выраженной нелинейностью вольтамперной характеристики (BAX): кремниевые и газоразрядные стабилитроны (рис. 3).





Рис. 2. Параметрический стабилизатор

Рис. 3. ВАХ стабилитрона

Рассмотрим работу параметрического стабилизатора на кремниевом стабилитроне, схема которого приведена на рис. 2. Ток через балластный резистор  $R_{\rm H}$  равен сумме токов, протекающих через  $R_{\rm H}$  и стабилитрон VD.

Рабочая точка стабилитрона ( $U_{\rm ct}$ ,  $I_{\rm ct}$ ) выбирается на участке с минимальным дифференциальным сопротивлением  $r_{\rm диф} = \Delta U_{\rm ct}/\Delta I_{\rm ct}$  (рис. 3). При увеличении напряжения на входе стабилизатора ток через стабилитрон в соответствии с его ВАХ резко увеличивается на величину  $\Delta I_{\rm ct}$ . Это приводит к возрастанию суммарного тока, протекающего через резистор  $R_{\rm d}$ , и увеличению падения напряжения на нем на величину

$$\Delta U_{R_{\pi}} = R_{\pi} \Delta I_{\text{cr}}$$

Напряжение на стабилитроне и соответственно на нагрузке при этом меняется на гораздо меньшую величину. Если же напряжение на входе стабилизатора уменьшается, то падение напряжения на  $R_{\rm д}$  также уменьшается, оставляя величину напряжения на нагрузке практически неизменной.

Вычислим коэффициент стабилизации по входному напряжению для этого стабилизатора. Приращение напряжения на входе стабилизатора может быть записано как

$$\Delta U_{\pi} = R_{\pi} \Delta I_{\text{cr}} + \Delta U_{\text{cr}} = \Delta I_{\text{cr}} (R_{\pi} + r_{\mu\nu\phi}). \tag{8}$$

Приращение напряжения на выходе стабилизатора  $\Delta U_{\rm H} = \Delta U_{\rm cr}$ . С учетом того, что  $r_{\rm диф} << R_{\rm д}$ , для коэффициента стабилизации по напряжению (1) и выходного сопротивления СН (3), можно получить следующие формулы:

$$k_U = \left(\frac{R_{\rm A}}{r_{\rm диф}}\right) / \left(\frac{U_{\rm n}}{U_{\rm H}}\right), \quad R_{\rm BbIX} = r_{\rm диф} \tag{9}$$

Формула, аналогичная  $k_{\rm U}$ , справедлива и для коэффициента сглаживания пульсаций, поскольку на низких частотах кремниевые стабилитроны практически

безынерционны. Из (9) видно, что с увеличением  $R_{\rm д}$  коэффициент  $k_{\rm U}$  увеличивается, однако КПД стабилизатора уменьшается. Типичные значения  $k_{\rm U}$  таких СН — до сотни, а выходное сопротивление — около десятка Ом.

В ряде случаев к температурной стабильности выходного напряжения параметрического стабилизатора предъявляются жесткие требования, например при использовании их в качестве источников опорного напряжения. Для повышения необходимо введение термостабильности В схему стабилизатора термокомпенсирующих Поскольку У большинства элементов. кремниевых стабилитронов ТКН положителен, то для термокомпенсации можно использовать обычные кремниевые диоды, включаемые последовательно со стабилитроном в прямом направлении. Диоды имеют отрицательный ТКН, и подбором их типа и числа можно сделать суммарный ТКН цепочки сколь угодно близким к нулю в рабочем интервале температур стабилизатора. В настоящее время нашли широкое применение так называемые униполярные стабилитроны. Они состоят из двух одинаковых кремниевых стабилитронов, включенных навстречу друг другу. Один из них вышолняет функцию стабилизирующего, второй – термокомпенсирующего элементов.

При таком способе термокомпенсации возрастает величина  $r_{\text{диф}}$ , что, согласно (9), уменьшает коэффициент стабилизации по напряжению. Для увеличения  $k_{\text{U}}$  можно применить последовательное соединение нескольких параметрических СН. Общий коэффициент стабилизации такой цепочки равен произведению  $k_{\text{Ui}}$  отдельных каскадов.

Основными недостатками параметрических стабилизаторов является их низкий КПД, что характерно для всех стабилизаторов напряжения параллельного типа, и сравнительно небольшой максимально допустимый ток нагрузки. Как правило, он не превышает величины  $(0,5 \div 1)$   $I_{\rm cr}$   $_{\rm max}$ . Здесь  $I_{\rm cr}$   $_{\rm max}$  — максимальный ток стабилизации стабилитрона. Для маломощных стабилитронов он составляет величину менее 30 мА. Если применить для усиленйя тока дополнительный транзистор, то можно увеличить максимально допустимый ток нагрузки примерно в  $h_{219}$  раз  $(h_{219}$  — статический коэффициент усиления тока базы транзистора) [1, 2,].

## Стабилизаторы напряжения с усилителями тока

Рассмотрим СН параллельного типа с усилителем тока (рис. 4). R1 -



балластный резистор в схеме стабилизатора. На вход транзистора VT подается разность двух напряжений — выходного и опорного, снимаемого со стабилитрона VD:  $U_{69} = U_{\rm H} - U_{\rm CT}$  . Стабилитрон входит в состав параметрического СН, состоящего из VD и R2. При увеличении по какой либо причине выходного напряжения  $U_{\rm H}$  увеличивается  $U_{69}$ , что приводит к

возрастанию коллекторного тока транзистора. Суммарный ток через резистор R1 также возрастает и увеличивается падение напряжения на нем, а выходное напряжение, равное разности  $U_{\Pi}$  -  $U_{R1}$ , уменьшается. При уменьшении выходного напряжения происходят обратные процессы:  $U_{69}$  уменьшается, что приводит к уменьшению тока базы и тока коллектора VT. Падение напряжения на R1 уменьшается и  $U_{\Pi}$  возвращается к номинальной величине.

Схема последовательного стабилизатора напряжения с эмиттерным повторителем приведена на рис. 5.

подавляющем большинстве случаев устройствах применяются радиотехнических последовательные СН, поскольку при прочих равных условиях параллельные СН имеют более низкий КПД,



последовательного типа

особенно при малых токах нагрузки. Мощность, рассеиваемая регулирующим стабилизаторах, прямо пропорциональна выходному транзистором таких В напряжению. Кроме этого, потери мощности происходят и на балластном резисторе. Поэтому паралледьные СН находят ограниченное применение при низких, примерно до 5 вольт, выходных напряжениях и постоянной нагрузке. Только в таких условиях их использование окупается единственным достоинством, которое заключается в высокой стойкости этого типа стабилизаторов напряжения к перегрузкам по току вплоть до короткого замыкания нагрузки.

Требуемый ток стабилитрона устанавливается подбором резистора R1. Резистор R2 служит для обеспечения нормального режима работы транзистора VT при малых токах нагрузки. В цепь базы включен параметрический стабилизатор (VD, R1). Схема работает таким образом, что при изменении выходного напряжения меняется сопротивление участка эмиттер-коллектор  $R_{\rm эк}$  транзистора. Пусть напряжение на нагрузке по какой-либо причине увеличилось, тогда напряжение между базой и эмиттером  $U_{69} = U_{\rm ct} - U_{\rm H}$  уменьшится по величине. Ток базы и, следовательно, ток коллектора VT уменьшаются, а сопротивление  $R_{\scriptscriptstyle 
m SK}$  увеличивается. Падение напряжения на участке эмиттер-коллектор возрастает настолько, чтобы выходное напряжение вернулось к номинальному значению.

По коэффициенту стабилизации стабилизаторы с эмиттерным повторителем мало отличаются от простейшего параметрического стабилизатора. Значительное повышение (в 5–10 раз) коэффициента стабилизации всех рассмотренных выше СН можно получить, обеспечив постоянство тока, протекающего через стабилитрон, при изменении входного напряжения стабилизатора. Для этой цели вместо балластного резистора ( $R_{\pi}$  на рис. 2 и R1 на рис. 5) нужно включить стабилизатор

схеме

тока, собранный на биполярном транзисторе (рис. 6) [3]. Стабилизатор тока на схеме выделен пунктирной линией. стабилизатора содержит параметрический тока стабилизатор (VD1, R2). Вместо стабилитрона VD1 можно поставить диод, включенный в прямом направлении отношению к положительному полюсу источника питания.

данной

тока

осуществляется Рис. 6. Стабилизатор тока на биполярном

 $Z_{VD2}$ Рис. 7. Стабилизатор тока в

последовательном СН

Стабилизация

благодаря углу малому наклона транзисторе выходных характеристик транзистора (дифференциальное сопротивление участка эмиттерколлектор  $r_{\text{пиф}} = \Delta U_{\text{к}} / \Delta I_{\text{к}}$  велико) и наличию отрицательной обратной связи по току за счет резистора R1 в цепи эмиттера. Часть схемы последовательного стабилизатора напряжения (рис. 5), усовершенствованная таким образом, представлена на рис. 7. В данном случае стабилизатор тока собран на транзисторе VT1 n-p-n-типа. Такое улучшение не коэффициент только повышает стабилизации,

ограничивает ток коллектора, протекающий через регулирующий транзистор VT2 при перегрузке или коротком замыкании нагрузки. Ток базы VT2 при любом токе нагрузки не может превысить значения задаваемого стабилизатором тока. Следовательно, ток коллектора регулирующего транзистора будет ограничен на уровне  $I_{\rm K} = I_{\rm cr} \ h_{219}$ . Здесь  $h_{219}$  — коэффициент передачи тока транзистора VT2.

Основной недостаток описанных выше схем CH — то, что они имеют фиксированное выходное напряжение, примерно равное напряжению стабилизации стабилитрона. Большие или меньшие величины  $U_{\rm H}$  могут обеспечить стабилизаторы с усилителем сигнала обратной связи, которые принято называть компенсационными.

## Компенсационные транзисторные стабилизаторы напряжения

Компенсационные стабилизаторы напряжения постоянного тока представляют собой системы автоматического регулирования, содержащие цепь отрицательной обратной связи. Сигнал обратной связи, управляющий регулирующим элементом, вырабатывается путем сравнения выходного напряжения с некоторым опорным напряжением. В качестве источника опорного напряжения обычно применяется параметрический стабилизатор. Блок-схема компенсационного стабилизатора приведена на рис. 8.

Сигнал рассогласования между опорным и выходным напряжениями формируется на элементе



Рис. 8. Блок-схема компенсационного СН

сравнения и поступает на усилитель сигнала обратной связи, в качестве которого используется усилитель постоянного тока (УПТ). С выхода УПТ сигнал подается на регулирующий элемент, меняя его сопротивление таким образом, чтобы напряжение на нагрузке оставалось постоянным.

Схема наиболее простого и распространенного компенсационного стабилизатора положительного напряжения, собранного на транзисторах n-p-n-типа, представлена на рис. 9. Стабилизатор отрицательного напряжения может быть собран по аналогичной схеме. Необходимо лишь поменять полярность источника питания и включения стабилитрона, а также заменить транзисторы n-p-n-типа на p-n-p. В

данной схеме регулирующим элементом является мощный, большим коллекторным током, транзистор эмиттерного повторителя. Ha включенный схеме ПО маломощном транзисторе VT 2 собран УПТ по схеме с общим эмиттером и его нагрузкой является резистор R1. напряжения Источником опорного параметрический стабилизатор (R2, VD), к выходу которого подключен эмиттер транзистора VT2.

Резисторы R3, R4 образуют делитель выходного напряжения. С плеча делителя R4 снимается часть выходного напряжения, равная



Рис. 9. Базовая схема последовательного компенсационного СН

$$U_{R4} = \left(\frac{R4}{R3 + R4}\right)U_{\rm H} \tag{10}$$

и подается на базу VT2. Таким образом, падение напряжения между базой и эмиттером транзистора VT2 равно разности  $U_{69} = U_{R4} - U_{CT}$ , т.е. этот транзистор выполняет роль и усилителя сигнала ошибки, и элемента сравнения. Изменением соотношения плеч делителя R3, R4 можно менять величину выходного напряжения стабилизатора.

Работает схема следующим образом. Если выходное напряжение СН по какой либо причине увеличилось то, согласно (10), увеличится падение напряжения на R4 и на входе УПТ. Это приведет к увеличению тока коллектора VT2 и падения напряжения на R1. Напряжение между базой и эмиттером  $U_{69}$ , регулирующего транзистора VT1 уменьшается, что приводит к уменьшению его токов базы и коллектора. Сопротивление транзистора и падение напряжения на нем увеличиваются, а напряжение на выходе СН при этом возвращается к номинальному значению.

Коэффициент стабилизации по входному напряжению ( $k_{\rm U}$ ) СН, собранных по схеме рис. 9, как правило, не превышает  $10 \div 20$ . Их выходное сопротивление - около 0,1 Ома. Причем коэффициент стабилизации по нагрузке (2), как правило, на порядок больше  $k_{\rm U}$ . Сравнительно невысокие значения выходных параметров таких стабилизаторов объясняются рядом причин:

- 1. Усилитель обратной связи (УПТ на транзисторе VT2) питается от нестабилизированного входного напряжения стабилизатора.
- 2. Согласно (10), наличие делителя выходного напряжения (R3-R4) приводит к тому, что не весь сигнал ошибки ( $\Delta U_{\rm H}$ ), а лишь его часть подается на базу транзистора VT2. Это уменьшает коэффициент обратной связи.
- 3. Напряжение питания УПТ сравнительно мало, поскольку оно равно разности между входным напряжением и напряжением стабилизации стабилитрона, поэтому коэффициент усиления его также невелик.
- 4. Отличие от нуля дифференциального сопротивления стабилитрона (VD) уменьшает коэффициент усиления цепи обратной связи. Например, при увеличении эмит-герного тока транзистора VT2 напряжение на стабилитроне также увеличивается (см. ВАХ стабилитрона на рис. 3), а это приводит к уменьшению управляющего сигнала на переходе база-эмиттер УПТ.

Улучшить качественные показатели компенсационных СН можно за счет усовершенствований, вносимых в базовую схему (рис. 9).

Устранить влияние нестабильности напряжения питания  $U_{\rm n}$  на работу УПТ можно, если вместо резистора R1 поставить стабилизатор тока, собранный, например, по схеме рис. 6. Он будет обеспечивать независимость базового тока регулирующего транзистора и коллекторного тока транзистора УПТ от колебаний входного напряжения.

Дальнейшее улучшение характеристик СН может быть получено путем замены делителя выходного напряжения (R3-R4) параметрическим стабилизатором, причем стабилитрон должен быть включен таким образом, чтобы сигнал ошибки  $\Delta U_{\rm H}$  был приложен между эмиттером и базой транзистора VT2.

Существенно повысить параметры СН можно за счет применения дополнительного источника входного напряжения ( $U_{\rm n1}$  на рис. 10). Повышение



Рис. 10. Питание УПТ от дополнительного источника

напряжения питания УПТ, которое равно теперь  $U_{\rm H} + U_{\rm n1}$  позволяет увеличить сопротивление его нагрузки R1, сохранив неизменными коллекторный ток VT 2 и базовый ток регулирующего транзистора (рис. 9). Коэффициент усиления VT2 возрастает и, следовательно, улучшаются параметры стабилизатора. Этому способствует также и то, что для питания маломощного УПТ, как правило, применяется дополнительный параметрический стабилизатор ( $R_{\rm д}$ , VD) на рис. 10.

При токах нагрузки более  $0,1 \div 0,2$  А в стабилизаторах напряжения регулирующий элемент выполняют обычно в виде составного транзистора VT1, VT2 (рис.11; остальная часть схемы соответствует рис. 9). Отметим, что при таком включении общий коэффициент усиления равен произведению коэффициентов усиления VT1 и VT2, что приводит к улучшению VT1 качественных характеристик VT1 статиле качественных характеристик VT1 статиле VT1 качественных характеристик VT1 статиле VT1 стати



Рис. 11. Применение составного транзистора в качестве регулирующего элемента

Недостатком последовательных компенсационных полупроводниковых СН является то, что регулирующий транзистор очень чувствителен даже к кратковременным перегрузкам и коротким замыканиям (КЗ) на выходе.

При КЗ через него течет очень большой ток, а к участку эмиттер-коллектор приложено практически все входное напряжение стабилизатора. Температура переходов транзистора возрастает и происходит тепловой пробой. Схемы защиты обычно строятся на транзисторах, которые

запирают регулирующий элемент при перегрузке или КЗ на выходе. Одна из возможных реализаций схемы защиты приведена на рис. 12. Она состоит из транзистора  $VT_{\rm д}$  и двух резисторов  $R_{\rm д1}$  .и  $R_{\rm д2}$ . Напряжение между базой и эмиттером этого транзистора равно разности  $U_{\rm 69}=U_{\rm Rд2}-U_{\rm cm}$ . Причем  $U_{\rm Rд2}=I_{\rm H}R_{\rm - д2}$  пропорционально току нагрузки.



Рис. 12. Схема защиты СН от перегрузок и КЗ

Напряжение  $U_{\rm cm}$  снимается с нижней части потенциометра  $R_{\rm д1}$ . В номинальном режиме работы стабилизатора  $U_{\rm cm}$  устанавливается таким, чтобы транзистор  $VT_{\rm д}$  был заперт и не влиял на работу CH.

При возрастании тока нагрузки больше номинального в результате КЗ или при перегрузке падение напряжения  $U_{\rm R, Z2}$  становится по величине больше, чем  $U_{\rm cm}$ . Напряжение между базой и эмиттером транзистора  $VT_{\rm d}$  меняет знак, и транзистор открывается. Ток его коллектора возрастает, что приводит к увеличению падения напряжения на резисторе R1.

Регулирующий транзистор при этом закрывается. При устранении КЗ схема защиты выключается автоматически.



Рис. 13. Схема СН с регулирующим транзистором, включенным по схеме с общим эмиттером

приведенной на рис. 9 базовой схеме стабилизатора регулирующий транзистор n-p-n-типа включен по схеме повторителя. В литературе [4] описана схема стабилизатора положительного напряжения, в которой применен транзистор р-п-р -типа, включенный по схеме с общим эмиттером. В этом случае регулирующий и усилительный транзистор должны быть разной структуры. Схема такого СН представлена на рис. 13. Достоинством схемы является то, что можно обойтись без нагрузочного резистора УПТ (R1 на рис. 9). Нагрузкой усилителя сигнала ошибки является сопротивление перехода эмиттер-база регулирующего транзистора VT1. Изменение порядка включения параметрического стабилизатора (VD, R1) по сравнению с базовой схемой вызвано необходимостью сохранить отрицательный характер обратной связи.

Схема работает следующим образом. При изменении выходного напряжения стабилизатора будет меняться напряжение и на базе, и на эмиттере транзистора VT2. Но благодаря малому дифференциальному сопротивлению стабилитрона VD изменение напряжения на эмиттере будет значительно более глубоким, чем на базе.

Можно показать, что при изменении напряжения на выкоде стабилизатора на

величину 
$$\Delta U_{\rm H}$$
 изменение напряжения между эмиттером и базой будет равно 
$$\Delta U_{\rm 36} = \Delta U_{\rm H} \left( \frac{R3}{R3 + R2} - \frac{R1}{R1 + r_{\rm диф}} \right). \tag{11}$$

Отсюда при 
$$R1>>r_{\text{диф}}$$
 получим 
$$\Delta U_{96} \approx -\Delta U_{\text{H}} \left(\frac{R2}{R3+R2}\right). \tag{12}$$

Уменьшение напряжения между эмиттером и базой *VT*2 приводит к уменьшению его коллекторного который является базовым тока, регулирующего транзистора VT1. Сопротивление участка эмиттер-коллектор VT1при этом возрастает и напряжение на выходе СН возвращается к номинальному.

Достоинством данного СН является более высокий коэффициент стабилизации  $k_{\rm II}$  вследствие отсутствия дестабилизирующей связи через нагрузочный резистор УПТ, существующей в схеме на рис. 9, а также возможность использования корпуса прибора в качестве радиатора регулирующего транзистора, если положительный полюс СН является общим проводом.

### Ответить на контрольные вопросы по пройденному материалу.

- 1. Какой из стабилизаторов (последовательный или параллельный) обладает большим КПД и почему?
- 2. Почему в схеме стабилизатора тока (рис. 6) вместо стабилитрона можно поставить диод, включенный в прямом направлении по отношению к источнику питания?
- 3. Что произойдет с регулирующими транзисторами простейших стабилизаторов параллельного и последовательного типа, схемы которых приведены на рис. 4 и рис. 5 при K3 на выходе  $(R_{\rm H}=\hat{0})$ ?
  - 4. Каковы основные недостатки стабилизаторов напряжения с усилителями тока?
  - 5. Как отреагирует базовая схема стабилизатора напряжения (рис. 9) на неисправность транзистора УПТ:
  - а) сопротивление участка эмиттер-коллектор  $r_{3K} = 0$ ;
  - б) сопротивление участка эмиттер-коллектор  $r_{3K} = \infty$ ?
- 6. В отличие от схемы на рис. 12 существует другой способ защиты регулирующего транзистора от перегрузок и КЗ. Каков он?
- 7. Почему собранный по схеме рис. 13 стабилизатор имеет гораздо больший коэффициент стабилизации по входному напряжению, чем стабилизатор, изготовленный по базовой схеме?

# Основы цифровой электроники.

1.Преимущества цифровой обработки сигналов по сравнению с аналоговой. Роль цифровых устройств в современной радиоэлектронике.

**Аналоговый сигнал** — сигнал, непрерывный по уровню и во времени, т.е. такой сигнал существует в любой момент времени и может принимать любой уровень из заданного диапазона (рис. 1, a).

**Цифровой сигнал** - сигнал, квантованный по уровню и дискретизированный во времени (рис.  $1, \delta$ ). Квантованные значения цифрового сигнала обычно кодируются некоторым кодом, при этом каждый выделенный в процессе дискретизации отсчет заменяется соответствующим кодовым словом, символы которого имеют два значения -0 и 1.





Рис. 1 Виды сигналов

Типичными представителями устройств аналоговой электроники являются устройства связи, радиовещания, телевидения. Общие требования, предъявляемые к аналоговым устройствам, – минимальные искажения. Стремление выполнить эти требования приводит к усложнению электрических схем и конструкции устройств. Другая проблема аналоговой электроники – достижение необходимой помехоустойчивости, ибо в аналоговом канале связи шумы принципиально неустранимы.

# Преимущества цифровой обработки сигналов по сравнению с аналоговой: Меньшее потребление мощности, высокая надёжность.

Цифровые сигналы формируются электронными схемами, транзисторы в которых либо закрыты (ток близок к нулю), либо полностью открыты (напряжение близко к нулю), поэтому на них рассеивается незначительная мощность и надежность цифровых устройств получается более высокой, чем аналоговых.

## Помехоустойчивость.

Цифровые устройства более помехоустойчивы, чем аналоговые, так как небольшие посторонние возмущения не вызывают ошибочного срабатывания устройств. Ошибки появляются только при таких возмущениях, при которых низкий уровень сигнала воспринимается как высокий или наоборот. В цифровых устройствах можно также применить специальные коды, позволяющие исправить ошибки. В аналоговых устройствах такой возможности нет.

#### Экономичность производства и эксплуатации.

Цифровые устройства нечувствительны к разбросу (в допустимых пределах)

параметров и характеристик транзисторов и других элементов схем. Безошибочно изготовленные цифровые устройства не нужно настраивать, а их характеристики полностью повторяемы. Все это очень важно при массовом изготовлении устройств по интегральной технологии. Экономичность производства и эксплуатации цифровых интегральных микросхем привела к тому, что в современных радиоэлектронных устройствах цифровой обработке подвергаются не только цифровые, но и аналоговые сигналы.

Распространены цифровые фильтры, регуляторы, перемножители и др. Перед цифровой обработкой аналоговые сигналы преобразуются в цифровые с помощью аналого-цифровых преобразователей (АЦП). Обратное преобразование — восстановление аналоговых сигналов по цифровым — выполняется с помощью цифроаналоговых преобразователей (ЦАП).

# Основные причины роста популярности цифровых технологий заключаются в следующем.

- 1. Цифровые системы, как правило, легче разрабатывать. Так происходит потому, что используемые схемы принадлежат к ключевым схемам, в которых важны не точные значения напряжения или тока, а лишь диапазон (высокий или низкий сигнал), в который они попадают.
- 2. Легко осуществить хранение информации. Хранение осуществляется с помощью специальных устройств и схем, которые могут считывать цифровую информацию и сохранять ее сколь угодно долго. Запоминающие устройства сверхбольшой емкости могут хранить миллиарды бит информации на сравнительно малом физическом пространстве. Аналоговые устройства хранения информации, наоборот, имеют крайне ограниченные возможности.
- 3. Большая точность. Цифровые системы могут оперировать любым необходимым количеством десятичных знаков путем простого увеличения числа ключевыхсхем. В аналоговых системах точность обычно ограничена тремя или четырьмя знаками, потому что значения тока или напряжения непосредственно зависят от номиналов компонент схемы и подвержены влиянию случайных флуктуаций напряжения (шумов).
- 4. Возможность запрограммировать действие. Достаточно легко спроектировать цифровые системы, в которых работа контролируется набором хранящихся команд, или программой. Аналоговые системы также можно программировать, но разнообразие и сложность имеющихся в распоряжении операций строго ограничены.

## 2. Ключевые режимы работы биполярного транзистора.

Транзисторные ключи (ТК) являются основой логических элементов ЭВМ. Дня отображения двоичных символов используются статические состояния ТК, в которых транзистор работает в режимах отсечки или насыщения. Во время переходных процессов при переключении из одного статического состояния в другое транзистор работает в нормальном и инверсном активных режимах.

Основными параметрами статических состояний ТК являются напряжение насыщения  $U_{\kappa_{9H}}$  и обратный ток  $J_{\kappa o}$ . Режим отсечки ТК (рис.2) характеризуется

низким уровнем напряжения  $Ueыx = -E\kappa + J\kappa oR\kappa \approx -E\kappa$ .

В режиме насыщения через ТК протекает ток



Основными параметрами переходных процессов являются: при включении ТК  $t_3$  - время задержки и  $t_\phi$  - длительность фронта, а при выключении  $t_{pac}$  - время рассасывания накопленного в базе заряда и  $t_c$  - длительность среза.

На рис. 3 представлены временные диаграммы, иллюстрирующие переходные процессы в ТК. Время задержки  $t_3 \approx \tau_{_{\rm ex}} \ln(1 + \frac{U_{_{\rm 60}}}{E_{_{\rm 60}}})$ , где  $\tau_{\rm Bx} = R_{_{\rm 6}}$  С $_{_{\rm Bx}}$ ;  $U_{\rm 60}$ - начальное напряжение на Свх. Длительность фронта определяется по формуле  $t_{_{\rm 60}} = T_{_{\rm 6}}$  С $_{_{\rm 50}}$  С $_{_{\rm 50}}$ .

Для удобства измерения фронта его часто определяют как время нарастания тока от уровня 0.1 Јкн до уровня 0.9 Јкн ;  $t_{\phi} = \tau_{e} \ln \frac{S-0.1}{S-0.9}$ . В этих формулах  $\tau_{e} = \frac{1}{2\pi f_{e}}$  (fв- верхняя граничная частота каскада ОЭ), а  $S = \frac{J_{61}}{J_{6n}} = \frac{J_{61}BR_{\kappa}}{E_{\kappa}}$ -коэффициент насыщения. Ток базы, соответствующий границе насыщения,  $J_{6n} = \frac{J_{\kappa n}}{B}$ . Время рассасывания заряда в базе  $t_{pac} = \tau_{u} \ln \frac{SJ_{6n} + J_{62}}{J_{6n} + J_{62}}$ , где  $\tau_{u}$  - время жизни неосновных носителей в базе в режиме насыщения.

Время рассасывания характеризуется интервалом времени от момента подачи запирающего входного напряжения  $+E_{62}$  до момента, когда заряд в базе уменьшается до граничного значения  $Q_{cp} = J_{\delta h \pi u}$ , при котором транзистор переходит из насыщенного состояния в активный режим. Если коллекторный переход запирается раньше эмиттерного  $(t_{\kappa} < t_3)$  то транзистор переходит в нормальный активный режим, если наоборот  $(t_{3u} < t_{\kappa u})$ , то в инверсный активный режим. В последнем случае на графике  $J_k$  и  $U_{\kappa}$  появляется характерный выброс (рис. 3, штриховые линии).

Заканчивается переходный процесс при выключении транзистора срезом выходного напряжения (задним фронтом). Длительность  $t_c$  можно оценить, считая, что процесс формирования заднего фронта заканчивается при Qpprox0. Тогда  $t_c = au_e \ln rac{J_{61} / S + J_{62}}{J_{c2}}$ .

Однако в реальных схемах большая часть среза выходного напряжения происходит, когда транзистор находится в режима отсечки. Поэтому длительность

среза определяется постоянной времени  $\tau_{\kappa} = R_{\kappa} C_{\kappa}$  или  $\tau_{\kappa} = R_{\kappa} (C_{\kappa} + C_{H})$  с учетом емкости нагрузки С<sub>н</sub>. Конденсатор С в схеме ТК (рис. 2. пунктир) является форсирующим. Он позволяет увеличить токи базы  $J_{61}$  и  $J_{62}$  на короткий промежуток времени, в то время как стационарные токи базы практически не меняются, это приводит к повышению быстродействия ТК. Другим способом увеличения быстродействия ТК является введение нелинейной обратной связи. Диод с малым временем (диод Шоттки), включенный между восстановления коллектором и базой. глубокое насыщение TK, фиксируя предотвращает потенциал коллектора относительно потенциала базы. Такие ТК называют ненасыщенными.



Рис. 3 Временные диаграммы работы транзисторного ключа

## 3.Ключевая схема на комплементарных транзисторах

В рассмотренных ключевых схемах существенным недостатком является протекание тока через сопротивление Rк как в открытом, так и в закрытом состояниях и, как следствие его значительное нагревание.

Этого недостатка лишен инвертор на комплементарных (взаимодополняющихся) МДП-транзисторах (рис. 4).



Рис. 4. Комплементарный МДП-транзисторный ключ

Схема построена на двух транзисторах Т1 и Т2 с одинаковыми

характеристиками, но с каналами разных типов проводимости. Схема симметрична: когда один из транзисторов выполняет роль замкнутого ключа, то другой служит нагрузочным сопротивлением и наоборот.

В положительной логике и при положительной полярности напряжения питания при подаче на вход схемы логического 0 (Uвх " 0 В) транзистор Т1 будет заперт, а транзистор Т2 оказывается в режиме глубокого насыщения и через него потенциал +Е поступает на выход, реализуя на выходе логическую 1. Сквозной ток, протекающий через оба последовательно соединенных транзистора практически равен нулю, так как сопротивление закрытого транзистора Т1 очень велико.

Если на вход ключа подана логическая 1, то состояния транзисторов меняется на противоположное и через открытый транзистор T1 на выход будет подан нулевой потенциал корпуса  $U_{\text{вых}} = 0B$ , реализуя логический 0. При этом сквозной ток по прежнему останется близким к нулю вследствие большого сопротивления запертого транзистора T2.

Таким образом, в статическом состоянии схема практически не потребляет мощности от источника питания.

В режиме переключения имеется некоторый интервал входных сигналов, при которых открыты оба транзистора и сквозной ток может достигать значительных величин. Однако для КМДП-ключей типичны низкие напряжения питания, так что заметного возрастания тока во время переключения обычно не происходит.